RCU2_DIG + midplane + unb2b + power + clock + control OPC-UA
GS: march 2020: 6wk devel, 3 wk order, 3w make
Wim van Cappellen: 10:14 AM
BH: Test case --> requirements
Stel dat we 1 Uniboard per subrack doen (ben ik geen voorstander van, maar stel...), zouden we dan nog AARTFAAC kunnen doen?
DTS = PCC
BH: requirements --> Test case
Eric Kooistra 8:42 AM
Op basis van conclusie in https://support.astron.nl/confluence/display/L2M/L2+STAT+Decision%3A+Number+of+UniBoard2+per+subrack: Waarschijnlijk zal subband offload voor AARTFAAC nog wel passen, samen met de beamformer en de subband correlator. Het transient buffer wordt ook zonder AARTFAAC al moeilijk. De bottleneck zit in de hoeveelheid beschikbare RAM in de FPGA per ADC signal input.
Main deliverables
New
- EK: D19/20 SDP design documents for LTS
- EK: D41 ICD SC-SDP for unb2b_minimal_gp
Wim van Cappellen: 8:59 AM
- JH: D25 unb2b_adc_full
Bedankt. Durf jij je hand ervoor in het voor te steken dat als we de transient buffer nu niet doen (die kant gaat het wel op), én slechts 1 UB per subrack hebben, de stations nog wel AARTFAAC data kunnen leveren?
- PD: D11 unb2b_minimal_gp (= BSP)
- LH: D42 SDP OPC-UA server prototype
Eric Kooistra 9:13 AM
- RW: D10 10GbE arp, ping
Ja ik denk dat beamformer + subband correlator + AARTFAAC wel zal passen in optie B. Echter de FPGAs zijn dan voller en gaan mogelijk teveel power nemen en dat wordt dan ook een risk (zie sectie 3.5 in design decision doc). Kunnen we niet wachten tot CDR met deze beslissing, dan hebben we meetgegevens, dat was het idee van optie C die we gekozen hebben. Als je nu al optie B kiest, dan kan transient buffer misschien nooit niet (zie sectie 3.4.1). De onzekerheid komt doordat ik geen goede resource estimates van TBB in LOFAR1 heb.
Planning per person:
2) Test cases (15 dec 2020)
RW:
Q1: finish unb2c_network for 10GbE with ARP request and ping response on HW
Mark Ruiter:house_with_garden: 2:35 PM
Hoi, Zou je de tests aan lts kunnen toevoegen bij: https://support.astron.nl/confluence/display/L2M/LTS+Measurement+Journal
GS: unb2c
- Production package proto unb2c (D9)
Eric Kooistra 9:25 AM
Leon doet op het moment ADC - FPGA JESD interface stress tests met LTS. Is de bedoeling dat hij hiervan dan een logbook met test + meetresultaten bijhoud in Confluence?
JH: ADC ingest and timing
sp1: finish unb2b_test_adc_one_node (D8,24) using revisions
Mark Ruiter:house_with_garden: 10:09 AM
. unb2b arria10 libraries working in simulation, including tech_jesd
Als ze belangrijk zijn voor ICD of terug gekoppeld moeten worden naar requirements dan graag.
sp2: unb2b_test_adc_full (D25), includes timing, DB, WG, statistics and M&C
Ik wil graag kunnen zien hoever we zijn met testen van fpga firmware, en de resultaten bekijken.
sp3: lab test integration of unb2b_test_adc_full (D25)
zodat we die aan de requirements in polarion kunnen linken.
sp4: finish unb2c pinning and heater designs (D3,4,5) for Uniboard2
production package (D9)
Eric Kooistra 1:05 PM
Dit heb ik al qua test cases in Polarion: https://plm.astron.nl/polarion/#/project/LOFAR2System/wiki/L3%20Station%20requirements/SDP%20Test%20Case%20Specification. De link met LTS is er echter nog niet. Dwz Leon werkt nog met eigen test scripts. De link tussen Polarion en echt doen van tests gaat dan via logbooks?
PD: BSP (= unb2b_minimal_gp)
sp1: ARP and ping on unb2b HW + use VHDL MM bus
Mark Ruiter:house_with_garden: 1:34 PM
sp2: Add Gemini Protocol (GP) firmware and read version in simulation
In Polarion is de LTS testrun gedefineerd door jouw: https://plm.astron.nl/polarion/#/project/LOFAR2System/workitems?query=TEST_RECORDS%3A(%2[?]2%2C%40null)&sidebar=testrun&testrun=LOFAR2System%2FLTS-1
sp3: Gemini Protocol (GP) on hardware (D11)
We willen weten of deze tests zijn gedaan en of ze succesvol waren.
sp4: lab test integration of unb2b_minimal_gp (D11)
Dit doen we door de testrun te runnen en het resultaat en een link naar de meting toe te voegen:
Ja dit helpt. Ik zie dat we (SDP) de Test Steps nog in moeten vullen. Die Test Steps zijn dan bijvoorbeeld het runnen van een bepaald script of het doen van een bepaald commando?
. prestudy note on oversampled filterbank
New
sp2: Assist with new VHDL:
. BSN source with BSN offset
Mark Ruiter:house_with_garden: 1:41 PM
. synchronous SOSI reset
Ja, dat is voor nu een beetje te veel werk. Het is al goed als we weten welke tests gedaan zijn, welke nog moeten, welke issues hebben en nog werk nodig hebben. (edited)
. ADC and processing clock domains
sp3: Design documents for SDP in confluence
Eric Kooistra 1:47 PM
. ring
Geen van de SDP Test cases is al compleet af. Leon werkt nu aan de ADC - FPGA JESD interface stress tests, als hij dat af heeft dan covered dat denk ik LOFAR2-8427, 8206, 7945.
. correlator
sp4: Prepare for Q2
Eric Kooistra 12:42 PM
Leon houdt voor ADC - FPGA JESD interface tests een meet logbook bij in: https://support.astron.nl/confluence/pages/viewpage.action?spaceKey=L2M&title=Testing+Notebook+Alignment
LH: SDP-OPC-UA server
sp1: Investigate M&C software from CSIRO. Describe MM map of unb2b_minimal_gp
in ARGS yaml.
sp2: Investigate representation of MM map in OPC-UA. Draft design for SDP
OPC-UA server
sp3: Prototype of SDP OPC-UA server
sp4: lab test integration of SDP OPC-UA server with unb2b_minimal_gp
Other:
- synchronous sosi reset
- rename g_revision_id into g_stamp_revision (unb2b, unb2c) and add it to unb1
- remove g_technology from unb2b board designs, rely on c_technology_default